Полный проект спецификации PCIe Gen 7 уже доступен — полноценный выпуск ожидается в 2025 году
Группа специальных интересов PCI (PCI SIG) опубликовала первый официальный проект спецификации PCIe Gen 7.0 для рассмотрения своими членами. Проект включает в себя все изменения спецификаций, которые Gen 7 получит по сравнению с PCI Gen 6, поэтому его участники могут вносить изменения при необходимости. Новая версия PCI Express все еще готовится к полному выпуску в 2025 году.
PCI Express (Peripheral Component Interconnect Express), или PCIe, или PCI-e (также известная как 3GIO for 3rd Generation I/O; не путать с PCI-X и PXI) — компьютерная шина (хотя на физическом уровне шиной не является, будучи соединением типа «точка-точка»), использующая программную модель шины PCI и высокопроизводительный физический протокол, основанный на последовательной передаче данных. Разработка стандарта PCI Express была начата фирмой Intel после отказа от шины InfiniBand. Официально первая базовая спецификация PCI Express появилась в июле 2002 года. Развитием стандарта PCI Express занимается организация PCI Special Interest Group. Википедия
Читайте также:Работающее подключение PCIe 6.0 продемонстрировано Astera LabsКитайский SSD-контроллер RISC-V PCIe 5.0 обещает скорость до 14,2 ГБ/с без вентилятораСамый быстрый графический ускоритель ИИ Nvidia H100 SXM можно установить в обычный слот x16 PCIePCIe 7.0 увеличит пропускную способность в четыре раза по сравнению с PCIe 5.0Объявлена спецификация PCIe 6.0 – скорость передачи данных вдвое превышает PCIe 5.0
Несмотря на огромный прирост пропускной способности по сравнению со своим предшественником, Gen 7 использует некоторые функции, которые Gen 6 уже использует сегодня, включая сигнализацию PAM4 и кодирование в режиме flit 1b/1b. Это делает архитектурный дизайн Gen 7 удивительно похожим на Gen 6, что потенциально может ускорить внедрение со стороны производителей, уже имеющих опыт развертывания Gen 6.
Переход от PCIe 4.0 к 5.0 удвоил скорость передачи данных за счет увеличения частоты шины, что затем наложило новые ограничения, такие как примерно вдвое уменьшенная длина трассировки. Это означало, что устройства пришлось размещать ближе друг к другу, чтобы обеспечить целостность сигнала, а также требовались более «толстые» материнские платы и более прочные материалы.
Новый интерфейс PCIe 6.0 снова удваивает пропускную способность, но это увеличение происходит за счет переключения на кодирование PAM-4 с NRZ вместо увеличения частоты, поэтому требования к дальности/расстоянию остаются примерно такими же. Однако кодирование PAM-4 более подвержено ошибкам, поэтому частота ошибок увеличилась, несмотря на добавление прямой коррекции ошибок (FEC). Хотя полоса пропускания увеличилась вдвое, частота ошибок также увеличилась, что сокращает эффективную полосу пропускания.
Мы не увидим PCIe Gen 7 еще долгое время, даже после его дебюта в 2025 году. Этим передовым технологиям обычно требуется несколько лет, прежде чем они станут мейнстримом на потребительском рынке. В результате поколение 7 сначала будет в основном ограничено рынком корпоративных/серверных устройств, где оно будет широко использоваться.
0 комментариев