AMD подтвердила разработку процессора Venice на 2-нм техпроцессе с архитектурой Zen 6
AMD в ходе отчета за третий квартал 2025 года подтвердила, что разработка процессоров EPYC следующего поколения под кодовым названием Venice («Венеция») идет по плану. Эти чипы станут первыми на рынке, использующими 2-нм техпроцесс Taiwan Semiconductor Manufacturing Company (TSMC), и будут основаны на новой архитектуре Zen 6.
Генеральный директор AMD Лиза Су (на фото) заявила, что процессоры Venice уже находятся на стадии лабораторных испытаний и демонстрируют отличные результаты. По ее словам, по сравнению с предыдущим поколением Turin на архитектуре Zen 5, новые чипы демонстрируют существенный прирост в производительности, энергоэффективности и плотности вычислений.
Еще в апреле 2025 года AMD анонсировала, что Venice стал первым в отрасли продуктом для высокопроизводительных вычислений (HPC), для которого завершился этап проектирования (tape-out) и который будет производиться по 2-нм техпроцессу TSMC. Это событие было отмечено совместным выступлением Лизы Су и председателя TSMC доктора М.К. Вэя.
Ожидается, что процессоры AMD EPYC Venice поступят на рынок в 2026 году. Это означает, что AMD может опередить Apple, которая традиционно одной из первых переходит на новые технологические узлы TSMC.
Техпроцесс N2 от TSMC станет первым, в котором используются транзисторы с полностью окружающим затвором (GAAFET) по нано-пластинчатой технологии. По сравнению с предыдущим поколением N3 (3 нм), он позволяет снизить энергопотребление на 24–35% при том же напряжении, повысить производительность на 15% и увеличить плотность транзисторов в 1,15 раза.
Переход на 2-нм техпроцесс и архитектуру Zen 6 позволит AMD укрепить свои позиции на рынке серверных процессоров. Анонс Venice демонстрирует, что компания продолжает агрессивную стратегию по внедрению передовых производственных технологий для сохранения конкурентоспособности против Intel.







0 комментариев