Процессор Intel Lunar Lake получает аннотацию к кристаллу
Снимки кристаллов новейших процессоров Intel Core Ultra 200V (кодовое название Lunar Lake) были проанализированы и аннотированы, что позволило узнать размер и расположение компонентов мобильного чипа.
Сфотографированные GeekerWan и 万扯淡 и прокомментированные экспертом по оборудованию Nemez, изображения глубоко погружают в мельчайшие части Lunar Lake в вычислительной технике, контроллере платформы и базовых плитках. Первые две плитки производятся на 3-нм и 6-нм узлах TSMC соответственно, в то время как только базовая плитка производится в Intel на 22-нм узле.
В то время как крупные настольные и серверные процессоры, как ожидается, будут в основном ориентированы на ноутбуки, Lunar Lake почти в равной степени состоит из своих компонентов. Четырехъядерный кластер Lion Cove P-core, NPU и интегрированный GPU Xe2 имеют одинаковый размер. Медиа-движок, дисплейный движок и контроллер памяти меньше, в отличие от процессоров более высокого класса, где они почти сноска по размеру.
Lunar Lake также имеет четырехъядерный кластер E-ядер на базе Skymont, и аннотация к кристаллу указывает, что весь кластер немного больше, чем одно ядро Lion Cove. Это неудивительно, поскольку Redwood Cove P-ядро Meteor Lake примерно того же размера, что и его четырехъядерный кластер Crestmont E-ядер. Однако примечательно, что Intel удалось сохранить небольшие E-ядра, несмотря на то, что Skymont упаковывает на 38% больше целочисленных и на 68% больше плавающих запятых IPC.
Некоторые части аннотации являются догадками, которые ясно видны из нескольких вопросительных знаков, сопровождающих некоторые метки. Объем кэша на нейронный вычислительный движок (NCE) также является обоснованным предположением, поскольку Nemez предполагает, что Lunar Lake составляет 2 МБ на NCE, как и Meteor Lake, для 12 МБ от шести NCE.
PCI Express (Peripheral Component Interconnect Express), или PCIe, или PCI-e (также известная как 3GIO for 3rd Generation I/O; не путать с PCI-X и PXI) — компьютерная шина (хотя на физическом уровне шиной не является, будучи соединением типа «точка-точка»), использующая программную модель шины PCI и высокопроизводительный физический протокол, основанный на последовательной передаче данных. Разработка стандарта PCI Express была начата фирмой Intel после отказа от шины InfiniBand. Официально первая базовая спецификация PCI Express появилась в июле 2002 года. Развитием стандарта PCI Express занимается организация PCI Special Interest Group. Википедия
Читайте также:Ошибка материнской платы AMD X670E снижает скорость SSD PCIe 5.0 до PCIe 1.0Nvidia RTX 5090 получит PCIe 5.0, DisplayPort 2.1 UHBR20 и один разъем питания 12 В-2x6KLEVV выпускает подлинный G560 PCIe Gen 5 SSD и обновление CRAS C715 PCIe Gen 3Transcend анонсирует MTE730P: свой первый промышленный твердотельный накопитель PCIe M.2 22110ASUS представляет сетевую карту XG-C100C V3 10GbE PCIe
Источник: Tomshardware.com
0 комментариев